(R)egelungstechnik für (E)chtzeitfähige (M)ehrfädige M(I)kroproze(S)soren

Hochperformante Mikroprozessoren nutzen viele Technologien, die zwar den durchschnittlichen Durchsatz deutlich steigern können, aber im Echtzeitbereich problematisch sind, da die daraus resultierenden Ausführungszeiten nur schwer zu bestimmen sind. Ziel des REMIS-Projekts ist die Verbesserung dieses Echtzeitverhaltens. Dazu wird ein simultan mehrfädige Prozessor hardwareseitig um einen geschlossene Regelkreis erweitert. Der Regler misst den aktuellen Durchsatz und vergleicht ihn mit dem angestrebten Durchsatz. In Abhängigkeit von dieser Regeldifferenz wird dann der neue Stellwert berechnet. Somit ist es möglich, dass der geregelte Prozessor den störenden Einfluss von Latenzzyklen automatisch ausgleichen kann.